Diseño de una compuerta NAND de dos entradas con transistores en NI Multisim 10
básicamente un Transistor es un puente acompañado de una compuerta, es decir es un puente que puede estar "Cerrado" o "Abierto", según este modelo, cuando un transistor se encuentra "Cerrado" los electrones no pueden circular por su interior, por lo que el transistor en ese momento representa un corte en el circuito, es decir "desconectado",
por el contrario cuando el transistor se encuentra abierto, los electrones pueden circular por el transistor, lo que lo convierte básicamente en un trozo de "cable" continuo, es decir un "conductor",
usando este modelo un poco idealizado podemos decir que una compuerta NAND es el resultado de colocar dos "puentes" uno inmediatamente después del otro, y hacer que el control de las "puertas" de dichos puentes sean las entradas de la compuerta NAND, asi que al asociar
1 y 0 a los posibles valores de cada puerta,
1 = permitir paso
0 = no permitir paso
cuando cualquiera de los transistores esta cerrado (estado 0, no permitir el paso), los electrones no pueden llegar a la resistencia R3, por lo que la lectura en la prueba OUT es positiva, ( 1 activo ) .
en el caso que ambos transistores esten abiertos (estado 1, permitir el paso), entonces los electrones pueden llegar hasta la resistencia R3, haciendo que esta consuma corriente, lo que vuelve el nivel despues de dicha resistencia al logico 0.
básicamente un Transistor es un puente acompañado de una compuerta, es decir es un puente que puede estar "Cerrado" o "Abierto", según este modelo, cuando un transistor se encuentra "Cerrado" los electrones no pueden circular por su interior, por lo que el transistor en ese momento representa un corte en el circuito, es decir "desconectado",
por el contrario cuando el transistor se encuentra abierto, los electrones pueden circular por el transistor, lo que lo convierte básicamente en un trozo de "cable" continuo, es decir un "conductor",
usando este modelo un poco idealizado podemos decir que una compuerta NAND es el resultado de colocar dos "puentes" uno inmediatamente después del otro, y hacer que el control de las "puertas" de dichos puentes sean las entradas de la compuerta NAND, asi que al asociar
1 y 0 a los posibles valores de cada puerta,
1 = permitir paso
0 = no permitir paso
cuando cualquiera de los transistores esta cerrado (estado 0, no permitir el paso), los electrones no pueden llegar a la resistencia R3, por lo que la lectura en la prueba OUT es positiva, ( 1 activo ) .
en el caso que ambos transistores esten abiertos (estado 1, permitir el paso), entonces los electrones pueden llegar hasta la resistencia R3, haciendo que esta consuma corriente, lo que vuelve el nivel despues de dicha resistencia al logico 0.
Tabla
A | B | OUT |
0 | 0 | 1 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 0 |
Comentarios
Publicar un comentario